## فعل ششم: SPI and I2C : فعل ششف



## Serial Peripheral Interface (SPI)



- اغلب بین پردازنده و یک Peripheral استفاده می شود نظیر ADCs، SRAMs و ...
  - رایج ترین نوع SPI، از 4 پایه استفاده می کند.
  - Master Output, Slave Input (MOSI)
  - Master Input, Slave Output (MISO)
    - Serial Clock (SCLK/SC)
      - Chip Select (CS)
  - باتوجه به وجود پایه Serial Clock، این پروتکل از نوع سنکرون میباشد! (کاملا مشابه با USART)



## Serial Peripheral Interface (SPI)

- در حالت استاندارد، هر پروتکل SPI می تواند شامل یک Master و چندین Slave باشد. (چگونه!؟)
- سیگنال Clock همواره توسط Master ارسال می گردد. (بنابراین این پایه در سمت Master از نوع خروجی در سمت Slave از نوع ورودی است.
- سیگنال Chip Select به منظور انتخاب Slave میباشد. ( به اینصورت که به ازای هر Slave، یک سیگنال Slave اضافه می شود. در سمت Master از نوع خروجی و در سمت Slave از نوع ورودی است)
  - پایه MOSI برای ارسال دیتا از Master به Slave میباشد.
  - پایه MISO برای ارسال دیتا از Slave به Master میباشد.
  - باتوجه به وجود پایههای MISO و MOSI، این پروتکل یک ارتباط دوطرفه میباشد.



## تبادل داده در SPI

- انتقال داده با انتخاب Slave آغاز می شود. (پایه CS مربوط به Slave مربوط Low می شود.
  - در گام بعد سیگنال Clk بایستی توسط Master تولید گردد.
- باتوجه به اینکه ارتباط SPI ازنوع سنکرون میباشد، Master و Master میتوانند بصورت همزمان دیتا ارسال و دریافت نمایند. Mosi به Master به Master به Master به Master به Miso به Miso به صورت سریال اطلاعات شیفت داده شده و برای Master ارسال می گردد.)
  - عملیات شیفت داده و نمونه برداری به کمک لبههای Clock تنظیم می شود (لبههای بالارونده و پایین رونده)

## تنظیمات مربوط به Clock

| SPI Mode | CPOL | СРНА | Clock Polarity in Idle<br>State | Clock Phase Used to Sample and/or Shift the Data                    |
|----------|------|------|---------------------------------|---------------------------------------------------------------------|
| 0        | 0    | 0    | Logic low                       | Data sampled on rising edge and shifted out on the falling edge     |
| 1        | 0    | 1    | Logic low                       | Data sampled on the falling edge and shifted out on the rising edge |
| 2        | 1    | 0    | Logic high                      | Data sampled on the falling edge and shifted out on the rising edge |
| 3        | 1    | 1    | Logic high                      | Data sampled on the rising edge and shifted out on the falling edge |

## تنظیمات مربوط به Clock

- CPOL = 0 CPHA = 0
- خطوط نارنجی نمونه برداری خطوط آبی شیفت داده



## تنظیمات مربوط به Clock

- CPOL = 1 CPHA = 1
- خطوط نارنجی نمونه برداری خطوط آبی شیفت داده



## يروتكل SPI يا چند Slave

- در این ساختار به ازای هر Slave، بایستی یک پایه در Master اضافه شود (برای Chip Select)
- اگر تعداد بلوکهای Slave زیاد باشد، به منظور کاهش تعداد پایههای Master، میتوان از دیکدر استفاده نمود.
  - در این ساختار چه مشکلی ممکن است بوجود بیاید؟! (ساختار پایههای MISO و MOSI)



#### SPI $\overline{\mathsf{cs}}$ SPI Main Subnode SCLK **SCLK ►** SDI MOSI MISO -**SDO** SDI SPI **SCLK Subnode** SDO **SDI** SPI Subnode **SCLK** SDO

## Daisy-Chain Method

- در این ساختار پایههای CS، همگی به یکدیگر متصل میشوند.
- در این به صورت سری اطلاعات از یک Slave به Slave بعدی منتقل میشود.
  - مزایا :
  - معایب



## Daisy-Chain Method



### STM32F10x SPI



#### STM32F10x SPI

Example in Master mode with CPOL=1, CPHA=1



## توابع لل HAL کاربردی در SPI

HAL\_StatusTypeDef HAL\_SPI\_Transmit (SPI\_HandleTypeDef \* hspi, uint8\_t \* pData, uint16\_t Size, uint32\_t Timeout)

HAL\_StatusTypeDef HAL\_SPI\_Receive (SPI\_HandleTypeDef \* hspi, uint8\_t \* pData, uint16\_t Size, uint32\_t Timeout)

HAL\_StatusTypeDef HAL\_SPI\_TransmitReceive (SPI\_HandleTypeDef \* hspi, uint8\_t \* pRxData, uint16\_t Size, uint32\_t Timeout)

## توابع HAL کاربردی در SPI

HAL\_StatusTypeDef HAL\_SPI\_Transmit\_IT (SPI\_HandleTypeDef \* hspi, uint8\_t \* pData, uint16\_t Size)

HAL\_StatusTypeDef HAL\_SPI\_Receive\_IT (SPI\_HandleTypeDef \* hspi, uint8\_t \* pData, uint16\_t Size)

HAL\_StatusTypeDef HAL\_SPI\_TransmitReceive\_IT (SPI\_HandleTypeDef \* hspi, uint8\_t \* pTxData, uint8\_t \* pRxData, uint16\_t Size)

void HAL\_SPI\_TxCpltCallback (SPI\_HandleTypeDef \* hspi)

void HAL\_SPI\_RxCpltCallback (SPI\_HandleTypeDef \* hspi)

void HAL\_SPI\_TxRxCpltCallback (SPI\_HandleTypeDef \* hspi)

## Inter-Integrated Circuit (I2C)

- با توجه به نام این ارتباط بیشتر به منظور تبادل داده میان دو یا چند IC طراحی شده است (ارتباطات کوتاه)
- ارتباط بر پایه Master و Slave میباشد. (وظایف Master شامل تامین Clock، ارسال آدرس Slave و خواندن/نوشتن از/در Slave میباشد).
- Slave تنها زمانی پاسخ میدهد که از سوی Master فراخوانی شده باشد. بنابراین هیچگاه Slave شروع کننده تبادل داده نیست.
  - ارتباط ار نوع سریال و شامل دو پایه میباشد.
    - Serial Data Line (SDA)
    - Serial Clock Line (SCL)
  - توجه شود بایستی زمین تمامی مدار مشترک باشد! (چرا؟!)
  - ارتباط باوجود یک پایه دیتا، ولی به صورت دوطرفه میباشد؟!



## Start and Stop conditions

- پیش از شروع تبادل داده، Master به منظور آگاهسازی Start Bitها، سیگنال Start Bit را ارسال می کند.
- سیگنال Start Bit شامل یک بیت 0 میباشد هنگامی که clock یا سیم SCL در وضعیت High یا 1 قرار دارد.
- در پروتکل I2C، تغییر وضعیت پایه SDA تنها در سطوح Low یا 0 از Clock مجاز است ولی برای Start bit و Stop bit، این تغییر هنگامی رخ میدهد که سیگنال clock در وضعیت High باشد.
- در انتهای ارسال دادهها نیز، سیگنال Stop bit توسط Master ارسال می گردد تا Slave مطلوب دیگر منتظر دریافت داده نباشد و وضعیت باس در حالت idle قرار بگیرد.



## Address Byte

- پس از ارسال Start bit توسط Master، تمامی Slaveهای آماده، منتظر دریافت آدرس میمانند.
- Master بایستی آدرس Slave مطلوب خود را بر روی باس قرار دهد (معمولا با ارزش ترین بیت ابتدا ارسال می گردد)
- در بسته آدرس شامل 1 بایت یا 8 بیت می شود (7 بیت نخست مربوط به آدرس و بیت آخر مربوط به عملیات خواندن یا نوشتن می باشد.)
  - با 7 بیت آدرس می توان تا Slave 128 مختلف را به باس متصل کرد (به پارامترهای دیگری نیز وابسته است).
    - به منظور نوشتن در Slave، بایستی بیت R/W باشد و به منظور خواندن بایستی مقدار آن 1 شود.



## Acknowledge (ACK)/Not Acknowledge (NACK)

- به منظور اطمینان Master از حضور Slave با آدرس ارسالی، بایستی پاسخی توسط Slave ارسال گردد.
- در هنگام ارسال آدرس تمامی Slaveها در حال گوش کردن به آدرس ارسالی توسط Master میباشند (مداری در داخل Slave ها وجود دارد که آدرس ارسالی توسط Master را با آدرس خودشان مقایسه میکند.)
- در هر قسمت از مقایسه آدرس، اگر عدم تطبیق مشخص شود مدار ادامه مقایسه را متوقف می کند (بنابراین هر گز سیگنالی بر روی باس قرار نمی دهد.)
- در صورت تطابق آدرس با یکی از Slaveها، اگر آن Slave در حالت آماده بکار باشد، سیگنال ACK = 0 را ارسال می کند (اصطلاحا، باس را پایین می کشد (۱ بیت)).



## Data Byte

- ، در صورت دریافت ACK از Slave دو سناریو وجود دارد lack
- سیگنال RW = 0 را ارسال کرده است (Master قصد نوشتن داده دارد، بنابراین دادهها با فرمت بایت و با شروع از باارزش ترین بیت، ارسال می گردد)
- سیگنال RW = 1 را ارسال کرده است (Master قصد خواندن داده دارد، بنابراین دادهها با فرمت بایت و با شروع از باارزش ترین بیت، RW = 1 انجام می شود)
- توجه شود که در پروسه خواندن داده، هنگامی که Slave آدرس خود را تشخیص میدهد، بیت ACK را ارسال و سپس کنترل باس SDA را بر عهده می گیرد، پس از ارسال هر 8 بیت، یک بین ACK یا NACK، توسط Master ارسال می گردد. مادامی که Master قصد دارد داده دریافت نماید، بیت Ack و پس از رسیدن به آخرین بایت مطلوب، مقدار NACK را ارسال می کند و کنترل باس SDA را برعهده گرفته و Stop Bit را ارسال می کند.



## Data Byte

- هنگامی که Slave کنترل باس SDA را برعهده می گیرد بازهم Master است که سیگنال Clock را ارائه می دهد.
- نمونه برداری در میانه سطح بالای SCL انجام می شود (سیگنال SDA تنها هنگامی SCL در وضعیت Low قرار دارد می تواند تغییر کند، بنابراین بهترین زمان برای نمونه برداری، میانه سطح High در SCL می باشد).



#### Write to a device

- در هنگام نوشتن در یک Device، بایستی پس از استارت بیت و آدرس، بیت 0 به عنوان RW ارسال گردد.
  - در گام بعد، Slave اگر آماده باشد، بیت ACK را ارسال کرده و منتظر دریافت دیتا می شود.
- در گام بعد، Master پس از ارسال هر بسته 8 بیتی دیتا، منتظر دریافت ACK/NACK از سوی Slave میماند.
- با دریافت بیت ACK، به ارسال دیتا ادامه میدهد و با دریافت بیت NACK میتواند مجدد برای ارسال داده تلاش نماید و یا به عملیات پایان دهد.
- به منظور پایان دادن به تراکنش با Slave، بایستی استاپ بیت ارسال گردد، در غیر اینصورت هر دیتایی بر روی باس قرار گیرید، توسط Slave پیشین پاسخ داده خواهد شد



#### Read from a device

- در هنگام خواندن از یک Device، بایستی پس از استارت بیت و آدرس، بیت 1 به عنوان RW ارسال گردد.
- در گام بعد، Slave اگر آماده باشد، بیت ACK را ارسال کرده و کنترل باس SDA را به عهده می گیرد و شروع به ارسال داده می کند.
  - در گام بعد، Slave پس از هر بسته 8 بیتی دیتا که ارسال میکند، منتظر بیت ACK/NACK از Master میماند.
- با دریافت بیت ACK، به ارسال دیتا ادامه می دهد و با دریافت بیت NACK به آن پایان می دهد و کنترل باس به Master می دهد.



## Write to a device's register

- در صورتی که Slave خود دارای رجیسترهایی باشد، نظیر تراشههای حافظه، علاوه بر آدرس خود تراشه در باس I2C، بایستی آدرس رجیستری از آن را که قصد داریم در آن دیتایی بنویسیم نیز ارسال نماییم.
- در این راستا، پس از ارسال استارت بیت، آدرس Slave به همراه بیت R/W = 0 را ارسال می کنیم. پس از دریافت بیت ACK از سوی Slave، آدرس رجیستری از Slave که قصد داریم در آن دیتا ذخیره نماییم را ارسال می کنیم. در گام آخر نیز پس از دریافت ACK، از سوی Slave، دیتا را ارسال می کنیم. در انتها و به منظور پایان تراکنش، استاپ بیت ارسال می گردد.
  - سوال : در صورتی که بخواهیم مجموعهای داده ارسال نماییم، بایستی آدرس را پیش از هر بار دیتا ارسال نماییم!؟



Master Controls SDA Line

Slave Controls SDA Line

## Read from a device's register

- در صورتی که Slave خود دارای رجیسترهایی باشد، نظیر تراشههای حافظه، علاوه بر آدرس خود تراشه در باس I2C، بایستی آدرس رجیستری از آن را که قصد داریم از آن دیتایی بخوانیم را نیز ارسال نماییم.
- در این راستا، پس از ارسال استارت بیت، آدرس Slave به همراه بیت R/W=0 را ارسال می کنیم. پس از دریافت بیت R/W=0 به همراه بیت Slave سوی Slave، آدرس رجیستری از Slave که قصد داریم در از آن دیتا بخوانیم را ارسال می کنیم. در گام بعد بایستی مجدد آدرس R/W=1 را اینبار به همراه بیت R/W=1 ارسال نماییم تا Slave متوجه شود که قصد خواندن اطلاعات را داریم، بنابراین بایستی مجدد یک استارت بیت دیگر ارسال نماییم سپس آدرس و R/W=1 را ارسال کنیم. در این مرحله پس از ارسال کاندل باس را به دست می گیرد و شروع به ارسال داده می کند تا بیت R/W=1 را در انتهای یک بسته توسط Master دریافت نماید.
  - در انتها و به منظور پایان تراکنش، استاپ بیت ارسال می گردد.



Master Controls SDA Line

Slave Controls SDA Line



## Read from a device's register

- در صورتی که Slave خود دارای رجیسترهایی باشد، نظیر تراشههای حافظه، علاوه بر آدرس خود تراشه در باس I2C، بایستی آدرس رجیستری از آن را که قصد داریم از آن دیتایی بخوانیم را نیز ارسال نماییم.
- در این راستا، پس از ارسال استارت بیت، آدرس Slave به همراه بیت R/W = 0 را ارسال می کنیم. پس از دریافت بیت R/W = 0 به مجدد آدرس سوی Slave، آدرس رجیستری از Slave که قصد داریم در از آن دیتا بخوانیم را ارسال می کنیم. در گام بعد بایستی مجدد آدرس R/W = 1 را اینبار به همراه بیت R/W = 1 ارسال نماییم تا R/W = 1 را ارسال کنیم. در این مرحله پس از ارسال R/W = 1 توسط R/W = 1 مجدد یک استارت بیت دیگر ارسال نماییم سپس آدرس و R/W = 1 را ارسال کنیم. در این مرحله پس از ارسال R/W = 1 توسط R/W = 1 کندل باس را به دست می گیرد و شروع به ارسال داده می کند تا بیت R/W = 1 را در انتهای یک بسته توسط R/W = 1 دریافت نماید.
  - در انتها و به منظور پایان تراکنش، استاپ بیت ارسال می گردد.



Master Controls SDA Line

Slave Controls SDA Line

#### Structure of SDA/SCL Line

- باتوجه به اینکه در ساختار I2C هر دو پایه SCL و SDA به صورت ارتباط دوطرفه میباشند، بایستی معماری آنهای به صورت Open Drain/Collector باشد.
- هنگامی که Slave در حالت غیرفعال میباشد، مدار Logic همواره ترانزیستور را خاموش نگه میدارد که سبب میشود تا سیگنال ارسالی توسط Slave، همواره NACK باشد.



# SDA/SCL $V_{\text{BUS}}$ Time

## Open Drain Pulling Low

 $\tau = RC = Ron \times Cparasitic$ 



# **SDA/SCL** $V_{\text{BUS}}$ Time

## Open Drain Releasing Bus

 $\tau = RC = Rpu \times Cparasitic$  $Rpu \gg Ron \rightarrow Trise \gg Tfall$ 



## Open Drain Releasing Bus

- حداکثر تعداد Slaveهای موجود در یک باس I2C باتوجه به 7 بیت فضای آدرسدهی، میتواند 128 باشد.
- هر Slave یا Master دارای خازنهای پارازیتیک میباشد، بنابراین با افزودن آنها به باس، ظرفیت خازنی کلی باس افزایش مییابد، از طرفی بایستی Trise کوچکتر از حداکثر سرعت باس باشد، بنابراین یکی از عوامل محدود کننده سرعت باس، خازن پارازیتیک آن میباشد که نبایستی از 400 pF بیشتر شود (چرا!؟)
  - باس I2C دارای دو سرعت استاندارد میباشد:
    - Standard Mode (SM): 100 Kbit/s
      - Fast Mode (FM): 400 Kbit/s
  - مقاومت Pull-up معمولا بین 1k تا 10k انتخاب می شود. (مصالحه توان و سرعت).
    - سرعتهای بالاتر امکان پذیر است!؟

## Multi Master and Clock Stretching

- هنگامی که چند Master در باس وجود دارند، سیگنال هر کدام زودتر سیگنال Start Bit را ارسال نمایند، کنترل باس را به عهده می گیرند
  - سوال : اگر هر دو هر زمان این سیگنال را ارسال نمایند چه میشود!؟

• در برخی کاربردها قابلیت Clock Stretching توسط Slave وجود دارد، به این معنا که Slave میتواند سیگنال SCL را Low نگه دارد تا شرایط لازم برای از سرگیری تبادل داده را بدست آورد، سپس SCL را رها میکند.

## Advantage & Disadvantage

#### Disadvantages •

- مشکل در آدرس مشترک میان Slaveها
- در صورت پشتیبانی از Multi Master و Clock Stretching، کنترل باس کمی پیچیده می شود.
- افزایش بیتهای اضافه نظیر استارت، استاپ، ACK/NACK و آدرس که منجر به کاهش Throughput می گردد.
  - محدودیتهای سختافزاری نظیر ظرفیت خازنی باس
  - باس اشتراکی که با خراب شدن یکی از Slaveها ممکن است کل باس از کار بیفتد.

#### Advantages •

- استفاده از دوسیم و ارتباط سنکرون
  - Multi Master قابلیت
- خطایابی بالا باتوجه به وجود بیتهای ACK/NACK

## STM32F10x I2C Block Diagram



- Packet Error Checking
  - SMBA •

## STM32F10x I2C Block Diagram



- Packet Error Checking
  - SMBA •

## توابع HAL کاربردی در

HAL\_StatusTypeDef HAL\_I2C\_Master\_Transmit (I2C\_HandleTypeDef \* hi2c, uint16\_t DevAddress, uint8\_t\* pData, uint16\_t Size, uint32\_t Timeout)

HAL\_StatusTypeDef HAL\_I2C\_Master\_Receive (I2C\_HandleTypeDef \* hi2c, uint16\_t DevAddress, uint8\_t\* pData, uint16\_t Size, uint32\_t Timeout)

HAL\_StatusTypeDef HAL\_I2C\_Slave\_Transmit (I2C\_HandleTypeDef \* hi2c, uint8\_t \* pData, uint16\_t Size, uint32\_t Timeout)

HAL\_StatusTypeDef HAL\_I2C\_Slave\_Receive (I2C\_HandleTypeDef \* hi2c, uint8\_t \* pData, uint16\_t Size, uint32\_t Timeout)

HAL\_StatusTypeDef HAL\_I2C\_Mem\_Write (I2C\_HandleTypeDef \* hi2c, uint16\_t DevAddress, uint16\_t MemAddress, uint16\_t MemAddSize, uint8\_t \* pData, uint16\_t Size, uint32\_t Timeout)

HAL\_StatusTypeDef HAL\_I2C\_Mem\_Read (I2C\_HandleTypeDef \* hi2c, uint16\_t DevAddress, uint16\_t MemAddress, uint16\_t MemAddSize, uint8\_t \* pData, uint16\_t Size, uint32\_t Timeout)

## توابع HAL کاربردی در

HAL\_StatusTypeDef HAL\_I2C\_Master\_Transmit\_IT (I2C\_HandleTypeDef \* hi2c, uint16\_t DevAddress, uint8\_t \* pData, uint16\_t Size)

HAL\_StatusTypeDef HAL\_I2C\_Master\_Receive\_IT (I2C\_HandleTypeDef \* hi2c, uint16\_t DevAddress, uint8\_t \* pData, uint16\_t Size)

HAL\_StatusTypeDef HAL\_I2C\_Slave\_Transmit\_IT (I2C\_HandleTypeDef \* hi2c, uint8\_t \* pData, uint16\_t Size)

HAL\_StatusTypeDef HAL\_I2C\_Slave\_Receive\_IT (I2C\_HandleTypeDef \* hi2c, uint8\_t \* pData, uint16\_t Size)

HAL\_StatusTypeDef HAL\_I2C\_Mem\_Write\_IT (I2C\_HandleTypeDef \* hi2c, uint16\_t DevAddress, uint16\_t MemAddress, uint16\_t MemAddSize, uint8\_t \* pData, uint16\_t Size)

HAL\_StatusTypeDef HAL\_I2C\_Mem\_Read\_IT (I2C\_HandleTypeDef \* hi2c, uint16\_t DevAddress, uint16\_t MemAddress, uint16\_t MemAddSize, uint8\_t \* pData, uint16\_t Size)

## توابع HAL کاربردی در

void HAL\_I2C\_MasterTxCpltCallback (I2C\_HandleTypeDef \* hi2c)

void HAL\_I2C\_MasterRxCpltCallback (I2C\_HandleTypeDef \* hi2c)

void HAL\_I2C\_SlaveTxCpltCallback (I2C\_HandleTypeDef \* hi2c)

void HAL\_I2C\_SlaveRxCpltCallback (I2C\_HandleTypeDef \* hi2c)

void HAL\_I2C\_MemTxCpltCallback (I2C\_HandleTypeDef \* hi2c)

void HAL\_I2C\_MemRxCpltCallback (I2C\_HandleTypeDef \* hi2c)